章丽 作品数:50 被引量:90 H指数:6 供职机构: 东南大学 更多>> 发文基金: 国家高技术研究发展计划 国家自然科学基金 国家杰出青年科学基金 更多>> 相关领域: 电子电信 医药卫生 自动化与计算机技术 经济管理 更多>>
光纤通信集成电路设计 介绍通信集成电路相关的硅基CMOS工艺、GaAs HBT与HEMT工艺、SiGe HBT与BiCMOS工艺,介绍东南大学射频与光电集成电路研究所利用多种工艺实现的光纤通信集成电路部分研究成果。 王志功 冯军 朱恩 宋其丰 孟桥 陈志恒 李文渊 李智群 陈莹梅 刘丽 王欢 章丽 熊明珍 潘弘瑶 夏春晓 黄颋 胡艳 李连鸣关键词:CMOS GAAS HBT HEMT 光纤通信 集成电路 立足国内开发光纤用户网专用集成电路芯片 被引量:1 2003年 本文介绍东南大学射频与光电集成电路研究所完全利用国内资源,开发拥有自主知识产权的光纤用户网专用集成电路芯片,产、学、研相结合的初步实践。 王志功 梁帮立 章丽 熊明珍关键词:专用集成电路 光纤用户网 芯片 光纤通信 中国外汇储备规模的理性思考 该文研究了国际金融学一个热点问题——外汇储备适度性,国内外研究的中国适用性.第一章是文献综述部分,对国内外相关的理论及实证文献作了较为详尽的归纳总结,根据几个不同的研究角度对已有的理论结果进行比较分析,认为这些理论各有合... 章丽关键词:外汇储备 国际金融学 外汇管理 一种高工作频率、低相位噪声的CMOS环形振荡器 被引量:6 2004年 采用全开关状态的延时单元和双延时路径两种电路技术设计了一种高工作频率、低相位噪声的环形振荡器。环路级数采用偶数级来获得两路相位相差90°的正交输出时钟,芯片采用台湾TSMC0.18μmCMOS工艺。测试结果表明,振荡器在5GHz的工作频率上,在偏离主频10MHz处相位噪声可达-89.3dB/Hz。采用1.8V电源电压时,电路的功耗为50mW,振荡器核芯面积为60μm×60μm。 陈莹梅 王志功 朱恩 冯军 章丽 熊明珍关键词:低相位噪声 环形振荡器 CMOS工艺 TSMC 主频 环路 基于“品种-ITS2序列-成分-药效”关联性探究丹皮、赤芍、白芍功效差异的科学内涵 丹皮、赤芍与白芍为临床上常用的中药,均为毛茛科芍药属植物。从古至今,各医学著作上对3者的传统功效记载有着明显的差异,且临床上也是用于治疗不同的病症,通常丹皮用于清肝火、凉血散瘀;赤芍用于散瘀止疼、凉血;白芍用于养血柔肝、... 章丽关键词:丹皮 赤芍 白芍 化学成分 (2,1,7)维特比译码器结构优化设计与实现 被引量:2 2010年 对于维特比译码器设计与实现时速度的制约问题,通过优化加、比、选各单元模块结构,采用模归一化路径度量值和全并行的ACS结构,简化了ACS硬件实现的复杂度并极大地提高了运算速度,为了提高数据吞吐率,幸存路径存储与回溯单元使用4块SRAM优化数据的存储、回溯和译码。利用TSMC0.18逻辑工艺,实现了一种回溯度为64、3bit软判决的(2,1,7)维特比译码器,在1.98V,125℃操作环境下,使用DesignCompiler逻辑综合后静态时序分析,显示数据最大吞吐率为215Mb/s,Astro自动布局布线后的译码器芯片内核面积为1.56mm2,功耗约为103mW。 董时华 乔庐峰 胡庆生 王志功 章丽关键词:维特比译码器 蝶形单元 基于多项目晶圆服务的工作站管理与维护 2006年 介绍了集成电路(IC)的多项目晶圆(MPW)服务及面向MPW服务的工作站管理与维护。随着工艺种类的日益增多及MPW服务的开展,对IC设计必不可少的工作站及相关工具软件进行有效的管理也越来越重要。本文首先介绍了MPW服务流程,随后介绍了多种工艺并存情况下工作站目录的设置与管理;还介绍了进行MPW服务时如何对设计自动化(EDA)软件进行配置和维护,并将这些软件分为工艺相关软件和非相关软件分别处理;最后,给出了一个MPW成功流片的实例。 章丽 张弘 胡庆生关键词:集成电路 多项目晶圆 CMOS毫米波亚毫米波集成电路研究进展 被引量:8 2010年 近年来,随着工艺的不断进步,硅基集成电路已突破了仅适用于数字电路和低频模拟电路的传统观念,迅速拓展到毫米波甚至亚毫米波频段。在未来10年内,硅基工艺将具备覆盖毫米波频段的能力,并在部分器件与系统上实现到亚毫米波频段或太赫兹的跨越。我国在该领域起步稍晚,但在国家重点基础研究发展计划("973"计划)、国家高技术研究发展计划("863"计划)和自然科学基金等的支持下,已快速开展研究并取得进展。文中概要介绍了国际上在硅基毫米波亚毫米波集成电路与系统方面的研究背景和我国特别是东南大学毫米波国家重点实验室在CMOS毫米波亚毫米波集成电路方面的最新研究进展。 洪伟 陈继新 严蘋蘋 汤红军 章丽 候德彬 蒯振起 周健义 朱晓维 周后型 吴柯关键词:CMOS器件 集成电路 毫米波 亚毫米波 太赫兹 2.488 Gbit/s clock and data recovery circuit in 0.35 μm CMOS 被引量:1 2006年 The design of a 2. 488 Gbit/s clock and data recovery (CDR) If for synchronous digital hierarchy (SDH) STM-16 receiver is described. Based on the injected phase-locked loop (IPLL) and D-flip flop architectures, the CDR IC was implemented in a standard 0. 35 μan complementary metal-oxide-semiconductor (CMOS) technology. With 2^31 -1 pseudorandom bit sequences (PRBS) input, the sensitivity of data recovery circuit is less than 20 mV with 10^-12 bit error rate (BER). The recovered clock shows a root mean square (rms) jitter of 2. 8 ps and a phase noise of - 110 dBc/Hz at 100 kHz offset. The capture range of the circuit is larger than 40 MHz. With a 5 V supply, the circuit consumes 680 mW and the chip area is 1.49 mm × 1 mm. 王欢 王志功 冯军 熊明珍 章丽关键词:PREPROCESSOR 12-GHz 0.25μmCMOS 1:2动态分频器 被引量:10 2003年 基于D触发器的电路结构 ,采用TSMC 0 .2 5 μmCMOS工艺 ,成功地实现了12GHz 1:2动态分频器。经测试 ,该分频器在输入信号频率为 10 .5 3GHz时 ,最小可分频幅度小于 2mV ,输入信号单端幅度小于 30 0mV时 ,可分频范围为 7GHz~ 12GHz。电源电压 3.3V ,核心功耗 2 4mW。 王欢 王志功 冯军 朱恩 陆建华 陈海涛 谢婷婷 熊明珍 章丽关键词:D触发器 CMOS工艺 电路设计 锁存器