国家重点基础研究发展计划(2006CB302701) 作品数:6 被引量:11 H指数:2 相关作者: 黄如 张兴 海潮和 毕津顺 韩郑生 更多>> 相关机构: 北京大学 中国科学院微电子研究所 山东师范大学 更多>> 发文基金: 国家重点基础研究发展计划 国家自然科学基金 更多>> 相关领域: 电子电信 一般工业技术 理学 更多>>
适于纳米尺度集成电路技术的双栅/多栅MOS器件的研究 被引量:1 2008年 随着集成电路的发展,器件尺寸进入纳米尺度领域,器件性能受到诸多挑战.针对纳米CMOS器件存在的问题,从可集成性考虑,基于由上而下途径,从新型双栅/多栅器件结构角度介绍新型非对称梯度低掺杂漏垂直沟道双栅MOS器件以及新型围栅纳米线MOS器件的研制及特性分析,为下几代集成电路技术的器件研究提供良好的思路. 黄如 田豫 周发龙 王润声 王逸群 张兴关键词:纳米CMOS器件 Investigations on the Performance Limits of the IMOS Transistor The Impact Ionization MOS(IMOS) transistor is a kind of promising concept as a candidate of MOS transistor due... Zhenhua Wang Ru HuangSOI DTMOS温度特性研究 2010年 对比研究了20μm/0.35μm的SOI(绝缘体上硅)普通MOS和DTMOS(动态阈值MOS)的温度特性。从20-125℃,普通MOS驱动电流减小了12.2%,而DTMOS驱动电流增大了65.3%。SOI DTMOS降低了垂直沟道方向的电场,减少了载流子表面散射,因此阈值电压随温度减小占主导,驱动电流随着温度升高而增大。SOI DTMOS优秀的温度特性,使之非常适合于低压、低功耗、高温应用。 毕津顺 韩郑生 海潮和关键词:绝缘体上硅 温度特性 Challenges of 22 nm and beyond CMOS technology 被引量:8 2009年 It is predicted that CMOS technology will probably enter into 22 nm node around 2012. Scaling of CMOS logic technology from 32 to 22 nm node meets more critical issues and needs some significant changes of the technology, as well as integration of the advanced processes. This paper will review the key processing technologies which can be potentially integrated into 22 nm and beyond technology nodes, including double patterning technology with high NA water immersion lithography and EUV lithography, new device architectures, high K/metal gate (HK/MG) stack and integration technology, mobility enhancement technologies, source/drain engineering and advanced copper interconnect technology with ultra-low-k process. HUANG Ru WU HanMing KANG JinFeng XIAO DeYuan SHI XueLong AN Xia TIAN Yu WANG RunSheng ZHANG LiangLiang ZHANG Xing WANG YangYuanInvestigations on Proton-Irradiation-Induced Spacer Damage in Deep-Submicron MOSFETs In this paper,we have focused our attention on DC characteristics degradation of 0.18μm MOSFETs after 10-MeV p... Shoubin Xue Pengfei Wang Ru Huang Dake Wu Yunpeng Pei Wenhua Wang Xing ZhangInvestigation of the RESURF Dielectric Inserted (REDI) LDMOS as a novel Silicon-based RF Power Device In this paper,a novel power device named as RESURF Dielectric Inserted(REDI) LDMOS is put forward.It is fully ... Yuchao Liu Han Xiao Ru Huang关键词:RESURF Investigations on the Physical Understanding of Mobility in MOSFETs——from Drift-Diffusion to Quasi-Ballistic This paper provides scattering matrix method to analyze the transport property in nanoscale MOSFETs.A unified ... Hongwei Liu Runsheng Wang Ru Huang Xing Zhang130nm PDSOI DTMOS体延迟研究 2010年 研究了基于IBM 8RF 130 nm工艺部分耗尽绝缘体上Si(PDSOI)动态阈值晶体管(DTMOS)体电阻、体电容以及体电阻和体电容乘积(体延迟)随Si膜厚度和器件宽度的变化。结果表明,Si膜厚度减小会导致体阻增大、体电容减小,但是体电阻和体电容的乘积却明显增大。Si膜厚度从200 nm减小到80 nm,体延迟增加将近两个数量级。器件宽度增加使得体电阻和体电容都明显增大,DTMOS电路延迟也因此指数递增。推导出了PDSOI DTMOS的延迟模型,为SOI DTMOS器件设计提供了参考。 毕津顺 韩郑生 海潮和关键词:体电阻 一维GaN纳米结构的制备、表征及其特性研究 2008年 采用在石英炉中,氨化Ga2O3薄膜的方法,在Si(111)衬底上成功了制备GaN纳米结构薄膜:纳米线、纳米棒.分别用X射线衍射仪(XRD,Rigaku D/Max-rB Cu Kα)、傅立叶红外透射谱(FTIR,TENSOR27)、扫描电子显微镜(SEM,Hitachi S-570)、高分辨电镜(HRTEM,Philips TECNAI F30)和光致发光谱对样品的结构、成分、形貌和光学特性进行了测量分析.最后,简要的讨论了其生长机制. 薛守斌 张兴 庄惠照 薛成山关键词:磁控溅射 NiSi金属栅电学特性的热稳定性研究 被引量:2 2007年 研究了NiSi金属栅的各种电学特性及其热稳定性,提出一个物理模型用于解释当形成温度大于500℃时NiSi功函数随退火温度升高而增大的现象.测量了不同退火温度形成的NiSi材料的方块电阻,当退火温度大于400℃时,方块电阻达到最小,并在400—600℃范围内稳定.比较各种温度下形成的NiSi材料X射线衍射谱的变化,说明温度在400—600℃范围内NiSi相为最主要的成分.制备了以NiSi为金属栅的金属氧化物半导体电容.通过等效氧化层电荷密度及击穿电场Ebd的分布研究,说明炉退火时间较长将导致NiSi金属栅与栅介质之间界面质量下降、击穿电场降低,这种退火方式不适合作为NiSi金属栅的形成方式.系统研究了在各种快速热退火(RTA)温度下形成的NiSi金属栅电容的电学特性,通过C-V,Ig-Vg曲线及氧化层等效电荷密度的比较,说明了当RTA温度大于500℃时栅介质质量明显退化,因此400—500℃为理想的NiSi金属栅形成温度范围.进一步提取并分析了400,450,500和600℃条件下RTA形成的NiSi金属栅功函数及等效氧化层电荷,发现在600℃条件下NiSi金属栅功函数和氧化层等效电荷都有一个显著的增大. 单晓楠 黄如 李炎 蔡一茂关键词:金属栅 NISI 快速热退火