搜索到485篇“ 自适应判决反馈均衡器“的相关文章
一种高速SerDes接收端适应判决反馈均衡器设计
2024年
针对高速通信中背板信道非理想特性引入的码间串扰问题,提出了一种增益适应判决反馈均衡器(DFE)设计方法。该方法采用半速率结构,可在提高码间抗串扰的同时适应高速传输要求。通过引入适应反馈环路实现最小均方算法(S-SLMS),并根据码间串扰大小动调整抽头系数以达到最佳均衡效果;采用动态比较器对数据进行采样,在完成正确采样的同时引入尽可能小的延迟。采用5.4 Gbps输入信号进行仿真,结果表明,该均衡器可对加扰的输入信号正确恢复数据,恢复出的眼图宽度为0.91UI,成功消除了2个后标分量,有效消除了码间串扰,DFE整体电路功耗仅17.8 mW。
张帆朱莹莹
关键词:SERDES高速串行接口模拟集成电路
一种高速适应判决反馈均衡器
本发明公开了一种高速适应判决反馈均衡器,该高速适应判决反馈均衡器包括以下框图结构:偶通道Out‑even、奇通道Out‑odd、触发器DFF1、触发器DFF2、数据选择器MUX1、数据选择器MUX2、采样器Dp‑0、...
李欢唐枋
一种12.5Gb/s CMOS适应判决反馈均衡器设计
串行数据相较于并行数据传输而言传输速度更快、更适合长距离传输,因此近年来I/O接口更多采用串行通信方式,随着传输数据体量的增加,传输的速率要求也越来越高,但随着数据传输速率的提高,信道中的串扰、噪声、反射等非理想特性造成...
邵雪璠
关键词:判决反馈均衡自适应SERDES
6.25Gb/s适应判决反馈均衡器的研究与设计
随着5G、物联网和云计算等技术的迅速发展,信息量呈指数增长。通信系统的数据处理能力面临着很大的挑战。串行通信的方式逐渐代替了传统的并行通信,成为了主流的通信方式。串行器/解串器技术作为串行通信的一个重要的细分领域,已经成...
赵昊阳
关键词:判决反馈均衡器最小均方算法符号间干扰
一种高速适应判决反馈均衡器结构
本发明公开了一种高速适应判决反馈均衡器结构,该结构包括线性均衡器、第一电流模加法器、第二电流模加法器、第一放大器G<Sub>m1</Sub>、第二放大器G<Sub>m2</Sub>、IIRMUX、堆叠式MUX、DeMU...
张长春赵文斌张桄华
应用于数字适应判决反馈均衡器中超低失配的比较器设计
近年来随着通信系统的高速发展,人们对通信数据的速度与质量要求也越来越高,为满足高速度高质量的数据传输要求,传输系统中的串行器/解串器(SerDes)成了研究的热门领域,对于高速、高质量的SerDes的研究成果也是硕果累累...
翁琪
关键词:判决反馈均衡器
一种高速适应判决反馈均衡器结构
本发明公开了一种高速适应判决反馈均衡器结构,该结构包括线性均衡器、第一电流模加法器、第二电流模加法器、第一放大器G<Sub>m1</Sub>、第二放大器G<Sub>m2</Sub>、IIRMUX、堆叠式MUX、DeMU...
张长春赵文斌张桄华
一种25Gbit/s CMOS适应判决反馈均衡器被引量:5
2021年
基于65nm CMOS工艺,设计了一种25Gbit/s带有一个无限冲激响应抽头的适应判决反馈均衡器。该均衡器中关键路径采用堆叠式选择器和锁存器组成的半速率预测式结构,以减小环路反馈延时。适应模块采用改进的最小均方算法,以改善抽头系数的收敛性。输出缓冲采用改进的f_(T)倍增结构,以提升带宽并具有预加重功能。仿真结果表明,当信号速率为25Gbit/s时,该均衡器能够适应地实现最高20dB衰减量的补偿,输出抖动小于10ps。1.2V电源供电时,整体电路在不同工艺角下的平均功耗约为120.5mW。
赵文斌张长春张桄华董舒路
关键词:自适应判决反馈均衡器最小均方算法预加重
一种高速适应判决反馈均衡器
本发明公开了一种高速适应判决反馈均衡器,该高速适应判决反馈均衡器包括以下框图结构:偶通道Out‑even、奇通道Out‑odd、触发器DFF1、触发器DFF2、数据选择器MUX1、数据选择器MUX2、采样器Dp‑0、...
唐枋李欢
采用0.18μm CMOS工艺的高速模拟适应判决反馈均衡器被引量:3
2019年
采用0.18μm CMOS工艺设计实现适用于高速背板通信的2抽头模拟适应判决反馈均衡器(DFE).采用半速率结构提高电路工作速度,降低功耗,并设计由乘法器和积分器构成的模拟最小均方(LMS)适应电路.为了改善适应算法的效果,对模拟LMS电路进行优化设计,使其既满足适应算法的收敛性和稳定性要求,又能获得较小的积分误差,并且积分器能够输出稳定的偏置电压.包括整个焊盘在内的芯片面积为0.378 mm2.测试结果表明:电路适应开启时能够对4 GHz损耗为12 dB的信道进行有效补偿,且垂直张开度和水平张开度分别达到275.5 mV和72 ps,均衡效果明显优于适应关闭状态.当电源电压为1.8 V、工作速度为8 Gb/s时,电路的功耗为49.9 mW.所设计的模拟适应DFE电路更适用于25 G及以上的高速通信链路系统.
展永政胡庆生
关键词:半速率

相关作者

张文博
作品数:147被引量:76H指数:5
供职机构:西安电子科技大学
研究主题:网络 目标检测 图像 无人机 恶意软件
张长春
作品数:123被引量:63H指数:4
供职机构:南京邮电大学
研究主题:时钟数据恢复电路 电路 时钟数据恢复 数据恢复电路 相位噪声
杨勇
作品数:51被引量:3H指数:1
供职机构:西安电子科技大学
研究主题:高温超导电缆 超导电缆 高温超导电机 块材 太空环境
张殿伦
作品数:155被引量:289H指数:11
供职机构:哈尔滨工程大学
研究主题:超短基线 基阵 水声定位 水声 信标
李素月
作品数:56被引量:21H指数:3
供职机构:太原科技大学电子信息工程学院
研究主题:MC-CDMA系统 光场 NOMA 多址 串行干扰消除